

# UNIVERSITÉ TOULOUSE III Paul Sabatier







Encadré par : Mr . Thierry PERISSE

Réalisé par: Aymane CHARRAT Mouad MOATASSIM BILLAH

> M2 SME 2021/2022

# Table des matières

| 1 | Pré      | sentation                  |                                                   |    |  |  |  |  |
|---|----------|----------------------------|---------------------------------------------------|----|--|--|--|--|
| 2 | Ма       | Matériels de mise en œuvre |                                                   |    |  |  |  |  |
|   | 2.1 Cai  |                            | e DE0 – Nano                                      | 6  |  |  |  |  |
|   | 2.2      | Cart                       | e DE2                                             | 6  |  |  |  |  |
| 3 | Fonction |                            | nement de l'anémomètre                            | 7  |  |  |  |  |
|   | 3.1      | Prés                       | sentation de l'anémomètre                         | 7  |  |  |  |  |
|   | 3.2      | L'an                       | alyse fonctionnelle                               | 8  |  |  |  |  |
|   | 3.3      | Impl                       | émentation                                        | 8  |  |  |  |  |
|   | 3.4      | Con                        | ception du SOPC                                   | 10 |  |  |  |  |
|   | 3.5      | Circ                       | uit d'interface Avalon/anémomètre                 | 10 |  |  |  |  |
|   | 3.6      | Valid                      | dation des résultats obtenus                      | 11 |  |  |  |  |
| 4 | Fonction |                            | nement des boutons poussoirs et des leds          | 11 |  |  |  |  |
|   | 4.1 Cor  |                            | ception du SOPC                                   | 11 |  |  |  |  |
|   | 4.2      | Circ                       | uit d'interface des boutons poussoirs et les leds | 12 |  |  |  |  |
| 5 | For      | nement de vérin            | 12                                                |    |  |  |  |  |
|   | 5.1 Pré  |                            | sentation de vérin                                | 12 |  |  |  |  |
|   | 5.2 L'a  |                            | alyse fonctionnelle                               | 13 |  |  |  |  |
|   | 5.3      | Fond                       | Fonctionnement du convertisseur                   |    |  |  |  |  |
|   | 5.4      | Con                        | Conception en SOPC Builder                        |    |  |  |  |  |
|   | 5.5      | Circ                       | Circuit d'interface du vérin                      |    |  |  |  |  |
|   | 5.6      | Test                       | et validation                                     | 15 |  |  |  |  |
| 6 | Anı      | :                          | 17                                                |    |  |  |  |  |
|   | 6.1      | Ges                        | tion anémomètre                                   | 17 |  |  |  |  |
|   | 6.1      | 1.1                        | Bloc diviseur de fréquence :                      | 17 |  |  |  |  |
|   | 6.1      | 1.2                        | Bloc de détecteur des fronts                      | 17 |  |  |  |  |
|   | 6.1      | 1.3                        | Bloc du choix de mode                             | 18 |  |  |  |  |
|   | 6.1      | 1.4                        | Bloc du compteur                                  | 19 |  |  |  |  |
|   | 6.1      | 1.5                        | Développement sur NIOS                            | 19 |  |  |  |  |
|   | 6.2      | Ges                        | tion vérin, compas, bouton poussoir, anémomètre   | 20 |  |  |  |  |
|   | 6.2.1    |                            | Bloc du shift registre                            | 20 |  |  |  |  |
|   | 6.2.2    |                            | Bloc générateur de CN                             | 20 |  |  |  |  |
|   | 6.2.3    |                            | Bloc du contrôle des butées                       | 21 |  |  |  |  |
|   | 6.2      | 2.4                        | Développement sur NIOS                            | 22 |  |  |  |  |

# Liste des figures

| Figure 1 : Présentation de pilote de barre franche   | 5  |
|------------------------------------------------------|----|
| Figure 2 : Les blocs de Pilote de barre franche      | 5  |
| Figure 3 : Carte Altera DE0 – Nano                   | 6  |
| Figure 4 : Carte Altera DE2.                         | 7  |
| Figure 5 : L'anémomètre                              | 7  |
| Figure 6 : L'analyse fonctionnelle d'anémomètre      |    |
| Figure 7 : Implémentation d'anémomètre sur Quartus   | 8  |
| Figure 8 : Simulation d'anémomètre sur Quartus 9     | 9  |
| Figure 9 : Validation sur l'oscilloscope             | 9  |
| Figure 10 : Conception sur SOPC Builder              | 10 |
| Figure 11 : Circuit d'interface Avalon/anémomètre    | 10 |
| Figure 12 : Manipulation et validation d'anémomètre  | 11 |
| Figure 13 : Conception sur SOPC Builder              | 11 |
| Figure 14 : Circuit d'interface du vérin             | 12 |
| Figure 15 : Vérin                                    | 12 |
| Figure 16 : L'analyse fonctionnelle de vérin         | 13 |
| Figure 17 : Extrait de la datasheet du convertisseur | 14 |
| Figure 18 : Conception sur SOPC Builder              | 14 |
| Figure 19 : Circuit d'interface                      | 15 |
| Figure 20 : Visualisation des signaux CS et Data_ADC | 15 |
| Figure 21 : Les résultats obtenus                    |    |
| Figure 22 · Validation du proiet sur la maquette     | 16 |

## Introduction

L'objectif de ce bureau d'étude est de concevoir le pilote de barre franche sous forme d'un système sur puce programmable SOPC (System On Programmable Chip) décrite à l'aide du langage de description de Hardware VHDL (Very High Speed Hardware Description Langage) en se basant sur l'analyse de spécifications et découpage fonctionnel du système choisi et la conception de circuits d'interfaces numériques en VHDL pour le simuler et le valider sur la maquette, puis faire des interfaçages avec les bus microprocesseur tels que NIOS, Altera, Avalon pour la validation du SOPC en manipulation.

## 1 Présentation

Un pilote automatique pour voilier est un équipement électrique ou hydraulique destiné à maintenir le cap d'un voilier à la place d'un équipier. Ces pilotes automatiques sont très utiles aux navigateurs solitaires ou en équipage réduit Le pilote est constitué de trois éléments principaux : un compas, une unité électronique et une unité de puissance. Sur tous les pilotes de la nouvelle génération, le compas est électronique, il donne continuellement à l'unité de traitement le cap suivi par le bateau. Cette même unité a comme consigne le cap que l'on souhaite suivre. Elle compare en permanence ces deux caps, s'ils ne sont pas identiques, elle donne l'ordre à l'unité de puissance d'agir sur la barre pour ramener le bateau sur son cap. L'unité de puissance pour les pilotes pour barre franche est un vérin linéaire. Ce vérin a une extrémité fixée sur le banc de cockpit, l'autre sur la barre. Toute variation de cap lui est transmise et il agit en conséquence sur la barre.



Figure 1 : Présentation de pilote de barre franche.

Le système à réaliser est divisé en sous-systèmes, représenté dans la figure ci-dessous :



Figure 2 : Les blocs de Pilote de barre franche.

## 2 Matériels de mise en œuvre

## 2.1 Carte DEO – Nano

La carte de développement DE0-Nano et une plateforme de développement FPGA compacte adaptée à la conception de circuits de prototypage tels que les robots et les projets "portables". La carte est conçue pour être utilisée de la façon le plus simple possible ciblant les composants Cyclone IV jusqu'à 22.320 éléments Logiques (LEs). Cette plateforme permet à l'utilisateur d'étendre les conceptions au-delà des cartes DE0-Nano avec deux I/O générales externe (GPIO). L'utilisateur peut gérer un plus grand stockage de données et des tampons grâce à la mémoire internet SDRAM et EEPROM, fournit à l'utilisateur des périphériques améliorés avec des LED et des boutons-poussoirs. La carte est petite et légère, reconfigurable sans nécessiter de matériel superflu, elle est adaptée pour les designs mobiles où la puissance est cruciale, car elle offre trois options de gestion d'alimentation, y compris un USB mini-AB, 2 broches d'alimentation externe et deux broches 5V DC.



Figure 3 : Carte Altera DE0 - Nano.

#### 2.2 Carte DE2

La carte DE2 comprend un FPGA Cyclone II 2C35 à la pointe de la technologie dans un boîtier à 672 broches. Tout important les composants de la carte sont connectés aux broches de cette puce, permettant à l'utilisateur de contrôler tous les aspects de la carte opération. Pour des expériences simples, la carte DE2 comprend un nombre suffisant d'interrupteurs robustes (des deux à bascule et type à bouton-poussoir), des LED et des affichages à 7 segments. Pour des expériences plus poussées, il existe des SRAM, SDRAM, et des puces de mémoire Flash, ainsi qu'un affichage de 16 x 2 caractères. Pour les expériences qui nécessitent un processeur et simple Interfaces d'E/S, il est facile à instancier Processeur Nios II d'Altera et interface d'utilisation normes telles que RS-232 et PS/2. Pour expériences qui impliquent le son ou la vidéo signaux, il existe des connecteurs standard pour microphone, entrée ligne, sortie ligne (audio 24 bits CODEC), entrée vidéo (décodeur TV) et VGA (DAC 10 bits), Ces fonctionnalités peuvent être utilisé pour créer un son de qualité CD applications et aspect professionnel vidéo. Pour les grands projets de conception, le DE2fournit une connectivité USB 2.0 (à la fois hôte et appareil), Ethernet 10/100, un (IrDA) et une carte mémoire SD connecteur. Enfin, il est possible de connecter d'autres cartes définies par l'utilisateur à la carte DE2. Au moyen de deux en-têtes d'extension.



Figure 4 : Carte Altera DE2.

## 3 Fonctionnement de l'anémomètre

## 3.1 Présentation de l'anémomètre

L'anémomètre permet une mesure du vent. Le signal de sortie de ce capteur est un signal logique de fréquence variable. Cette fréquence qui varie de 0 à 250 Hz et dont la correspondance de la vitesse est de 0 à 250 Km/h.



Figure 5 : L'anémomètre.

## 3.2 L'analyse fonctionnelle

Pour répondre bien aux exigences de notre circuit à concevoir, nous avons réalisé la description fonctionnelle suivant :

**Diviseur** : C'est un bloc qui permet de générer une horloge de 1 khz afin de synchroniser les différents process de notre circuit.

**Détecteur des front montants :** C'est un bloc qui permet de détecter les fronts montants du signal divisé par le diviseur afin de mettre sa sortie à 0 s'il ne détecte pas des fronts montants, et à 1 dans le cas contraire.

**Compteur :** C'est un bloc qui permet de compter le nombre des fronts montant du signal numérique dans le but de mesurer la fréquence.

**Choix\_mode**: C'est une fonction qui gère les modes de mesure de la fréquence in\_freq, qui sera mémorisée dans une variable de sortie codé de 8 bits nommé data\_ anemometre, lorsqu'une mesure est valide, le circuit met sa sortie data\_anemo et data valid.



Figure 6 : L'analyse fonctionnelle d'anémomètre.

## 3.3 Implémentation

Après avoir réalisé l'analyse fonctionnelle de notre circuit nous avons basculé vers Quartus pour implémenter notre système par des blocs en VHDL comme il est indiqué dans la figure ci-dessous :



Figure 7 : Implémentation d'anémomètre sur Quartus.

Avant de manipuler le fonctionnement de notre système nous avons lancé une simulation sur Quartus 9 comme il est indiqué dans la figure 8 :



Figure 8 : Simulation d'anémomètre sur Quartus 9.

Pour valider le fonctionnement de code VHDL, nous avons visualisé les signaux sur l'oscilloscope Sur les deux photos ci-dessus, nous poubons voir en jaune l'évolution de DATA\_VALID dans le temps. Sur l'image de gauche on voit l'utilisateur en mode monocoup par le biais d'un appui sur un bouton poussoir. Sur l'image de droite, on voit l'utilisation en mode continu avec le signal START\_STOP évoluant à une fréquence de 1Hz.





Figure 9: Validation sur l'oscilloscope

## 3.4 Conception du SOPC

Afin de télécharger le circuit sur la carte DE0 nous avons utilisé le SOPC Builder afin de créer le microprocesseur et les éléments périphériques en intégrant l'anémomètre et Avalon PWM comme il est indiqué dans les figures ci-dessous :



Figure 10: Conception sur SOPC Builder.

## 3.5 Circuit d'interface Avalon/anémomètre

Après avoir construit notre système en SOPC Builder et intégré l'Avalon PWM et l'anémomètre dedans, nous avons obtenu l'interfaçage qui est indiqué dans la figure ci-dessous :



Figure 11 : Circuit d'interface Avalon/anémomètre.

#### 3.6 Validation des résultats obtenus

Pour valider le fonctionnement de notre programme en C nous avons utilisé le terminal. Sur les photos cidessus, nous pourrons voir la donnée brute d'un octet correspondant à **données\_anemo** et la vitesse en km/h et les modes d'envoie des données.

🛃 Problems 🙆 Tasks 📮 Console PROGRAMME\_Anemometre Nios II Hardware co Donnee brut anemometre = 0x 19 Vitesse = 10 kmH Donnee brut anemometre = 0x 19 Vitesse = 10 kmH Donnee brut anemometre = 0x 19 10 kmH Vitesse = Donnee brut anemometre = 0x 19 Vitesse = 10 kmH Donnee brut anemometre = 0x 19 Vitesse = 10 kmH Donnee brut anemometre = 0x 19 Vitesse = 10 kmH Donnee brut anemometre = 0x 19 Vitesse = 10 kmH



Figure 12: Manipulation et validation d'anémomètre.

## 4 Fonctionnement des boutons poussoirs et des leds

## 4.1 Conception du SOPC

Afin de télécharger le circuit sur la carte DE0 nous avons utilisé le SOPC Builder afin de créer le microprocesseur et les éléments périphériques en intégrant l'Avalon PWM comme il est indiqué dans les figures ci-dessous :



Figure 13: Conception sur SOPC Builder.

## 4.2 Circuit d'interface des boutons poussoirs et les leds

Après avoir construit notre système en SOPC Builder et intégré l'Avalon PWM nous avons obtenu l'interfaçage qui est indiqué dans la figure ci-dessous :



Figure 14 : Circuit d'interface du vérin.

## 5 Fonctionnement de vérin

## 5.1 Présentation de vérin

La fonction réalisant le mouvement de la barre franche est réalisée avec le circuit vérin. Ce circuit est composé de 3 fonctions principales qui vont permettre le pilotage du vérin qui contrôle la barre franche du voilier.



Figure 15 : Vérin.

## 5.2 L'analyse fonctionnelle

Pour répondre bien aux exigences de notre circuit à concevoir, nous avons réalisé la description fonctionnelle suivant :

**Gestion de PWM** : C'est un bloc qui fixe la fréquence de la PWM et le rappel cyclique afin de générer un signal PWM en sortie.

**Contrôle des butées** : C'est un bloc qui permet de mettre le signal PWM à zéro si l'angle de la barre dépasse les valeurs de seuls qui génère des signaux de fin de course.

Gestion du convertisseur AN MCP 3201 : C'est un bloc qui fait appel à cinq fonctions secondaires :

- 1. *Machine à état* : pour pilote l'ADC et mémoriser la donnée de l'angle de la barre.
- 2. Compteur: qui compte les fronts d'horloge de clk adc.
- 3. Registre à décalage : qui permet de récupérer la donnée du convertisseur.
- 4. **Générateur du 1MHZ** : qui permet de démarrer la machine à état.
- 5. **Générateur périodique** : qui permet de générer des périodes toutes les 100ms pour commencer la conversion.



Figure 16 : L'analyse fonctionnelle de vérin.

#### 5.3 Fonctionnement du convertisseur



Figure 17 : Extrait de la datasheet du convertisseur

Comme nous peuvons le voir sur la figure ci-dessus, le convertisseur utilise trois signaux pour fonctionner :

- CS: un chip select. On doit le mettre à l'état bas pour activer le composant et démarrer une acquisition.
- CLK : l'horloge de référence du convertisseur que l'on doit établir à 1Mhz pour ce BE.
- Dout: la sortie du convertisseur qui sera relié au FPGA pour récupérer les données converties

Dès que l'on veut effectuer une acquisition d'une mesure, le FPGA activera le CS du convertisseur en le plaçant à l'état bas. Ensuite le FPGA devra attendre que le convertisseur traite la donnée analogique convertir. Cette durée est égale à 2 coups d'horloges. Ensuite le FPGA pourra lire les 12 bits de données utiles qui sortiront de la broche Dout.

## 5.4 Conception en SOPC Builder

Afin de télécharger le circuit sur la carte DE0 nous avons utilisé le SOPC Builder que nous avons créé en ajoutant le vérin et le compas et les boutons poussoirs comme il est indiqué dans la figure ci-dessous :

| Jse          | Conn                      | Name |                     | Description                 | Clock   | Ва             | ise        | End        | IRQ |
|--------------|---------------------------|------|---------------------|-----------------------------|---------|----------------|------------|------------|-----|
| $\checkmark$ |                           | ⊟    | cpu_0               | Nios II Processor           | [clk]   |                |            |            |     |
|              |                           |      | instruction_master  | Avalon Memory Mapped Master | clk_0   |                |            |            |     |
|              | $\parallel$               |      | data_master         | Avalon Memory Mapped Master | [clk]   |                | IRQ 0      | IRQ 3      | 1 ← |
|              | $  \rangle \rightarrow  $ |      | jtag_debug_module   | Avalon Memory Mapped Slave  | [clk]   | m <sup>o</sup> | 0x00010800 | 0x00010fff |     |
| $\checkmark$ |                           | ⊟    | onchip_memory2_0    | On-Chip Memory (RAM or ROM) | [clk1]  |                |            |            |     |
|              |                           |      | s1                  | Avalon Memory Mapped Slave  | clk_0   | m <sup>o</sup> | 0x00008000 | 0x0000ce1f |     |
| $\checkmark$ |                           | ⊟    | sysid               | System ID Peripheral        | [clk]   |                |            |            |     |
|              |                           |      | control_slave       | Avalon Memory Mapped Slave  | clk_0   | m <sup>o</sup> | 0x00011080 | 0x00011087 |     |
| $\checkmark$ |                           | ⊟    | sortie              | PIO (Parallel I/O)          | [clk]   |                |            |            |     |
|              |                           |      | s1                  | Avalon Memory Mapped Slave  | clk_0   | m <sup>0</sup> | 0x00011040 | 0x0001104f |     |
| $\checkmark$ |                           |      | entree              | PIO (Parallel I/O)          | [clk]   |                |            |            |     |
| _            |                           |      | s1                  | Avaion Memory Mapped Slave  | clk_0   | m <sup>o</sup> | 0x00011050 | 0x0001105f |     |
| $\checkmark$ |                           | ⊟    | jtag_uart_0         | JTAG UART                   | [clk]   |                |            |            |     |
| _            |                           |      | avalon_jtag_slave   | Avalon Memory Mapped Slave  | clk_0   | m <sup>0</sup> | 0x00011088 | 0x0001108f | →Fi |
| $\checkmark$ |                           |      | avalon_pwm_0        | avalon_pwm                  | [clock] |                |            |            |     |
|              |                           |      | avalon_slave_0      | Avalon Memory Mapped Slave  | clk_0   | 100            | 0x00011060 | 0x0001106f |     |
| $\checkmark$ |                           | ⊟    | gestion_anemometr   | gestion_anemometre          | [clock] |                |            |            |     |
| _            |                           |      | avalon_slave_0      | Avalon Memory Mapped Slave  | clk_0   | m <sup>0</sup> | 0x00011070 | 0x0001107f |     |
| $\checkmark$ |                           | ⊟    | verin_test_0        | verin_test                  | [clock] |                |            |            |     |
|              |                           |      | avalon_slave_0      | Avalon Memory Mapped Slave  | clk_0   | 100            | 0x00011000 | 0x0001103f |     |
| $\checkmark$ |                           | ⊟    | avalon_compas_0     | avalon_compas               | [clock] |                |            |            |     |
| _            |                           |      | avalon_slave_0      | Avaion Memory Mapped Slave  | clk_0   | m <sup>o</sup> | 0x00011090 | 0x00011097 |     |
| $\sim$       |                           | ⊟    | avalon_gestion_bp_0 | avalon_gestion_bp           | [clock] |                |            |            |     |
|              |                           |      | avalon slave 0      | Avalon Memory Mapped Slave  | clk 0   | -0             | 0x00011098 | 0x0001109f |     |

Figure 18: Conception sur SOPC Builder.

## 5.5 Circuit d'interface du vérin

Après avoir construit notre système en SOPC Builder et le vérin dedans, nous avons obtenu l'interfaçage qui est indiqué dans la figure ci-dessous



Figure 19: Circuit d'interface

## 5.6 Test et validation

Premièrement nous avons visualisé sur l'oscilloscope les signaux CS et Data\_adc afin de vérifier si la conversion fonctionne comme il faut.



Figure 20 : Visualisation des signaux CS et Data\_ADC

Pour valider le fonctionnement de notre programme en C nous avons utilisé le terminal. Sur les photos cidessus. Nous pourrons regarder les résultats obtenus pour le mode automatique quand nous l'activons après avoir changé la position du pilote le vérin doit retourner dans sa position normale, et le mode manuel.

```
Anémo data = 0 | config = 200
freq= 2000 | duty= 1500 | b_g= 1334 | b_d= 2882 | config= 1 | angle_b= 2456
compas= 246 | compass_config = 3
code_fonction= 3 | bp_config = 3
Compass_ref= 248 | angle_barre_ref = 2315 | Angle_corr = 2331 | new_auto = 0

Anémo data = 0 | config = 200
freq= 2000 | duty= 1500 | b_g= 1334 | b_d= 2882 | config= 1 | angle_b= 2463
compas= 243 | compass_config = 3
code_fonction= 0 | bp_config = 1
Compass_ref= 244 | angle_barre_ref = 2465 | Angle_corr = 2465 | new_auto = 1
```

Figure 21 : Les résultats obtenus

Nous avons réalisé trois tests pour valider le bon fonctionnement du projet. Pour le premier test nous avons utilisé un GBF qui nous a permis d'injecter directement sur le GPIO, du FPGA attribué, une fréquence qu'on peut modifier pour venir simuler la sortie de l'anémomètre. Après observation la fréquence est bien actualisée toutes les secondes comme demandé dans le cahier des charges. Pour le second test nous venons tester la fonction gestion vérin avec la fonction interface Homme système les boutons nous on permit de tester le bon fonctionnement qui contrôle le signal PWM du vérin. Pour la dernière fonction qui est l'asservissement du système complet nous observons un maintien du cap définit dans le logicielle téléversé sur la maquette de développement et que celle-ci respecte bien le cap fixé avant chaque passage en mode automatique.



Figure 22: Validation du projet sur la maquette

## 6 Annexes:

## 6.1 Gestion anémomètre

## 6.1.1 Bloc diviseur de fréquence :

```
library IEEE;
    use IEEE.STD LOGIC 1164.ALL;
4
    use IEEE.numeric std.ALL;
5
   entity div_frq_1hz is
port ( clk: in std_logic;
6
7
8
    clk 1hz : out std_logic);
    end div frq 1hz;
10
    architecture bhv of div_frq_1hz is
11
12
    begin
13
    process(clk)
14
15
    variable cpt : integer range 0 to 11;
16
    begin
17
18
    if(clk'event and clk='1') then
    cpt := cpt + 1;
19
20
21
    if cpt < 5 then clk_1hz <= '1';</pre>
                         else if (cpt >= 5 and cpt < 10) then clk 1hz <= '0';</pre>
                                     else if cpt = 10 then cpt := \overline{0};
23
                                                 end if;
24
                                     end if:
25
                         end if:
    end if;
26
    end process;
28
    end bhv;
```

#### 6.1.2 Bloc de détecteur des fronts

```
Library ieee;
    use ieee.std_logic_1164.all;
    use ieee.numeric std.all;
5
    entity edge detect is
6
             port(
                        clk, f_in : in std_logic;
reset : out std_logic);
8
9
10
    end edge_detect;
    {\bf architecture} \ {\tt arc} \ {\bf of} \ {\tt edge\_detect} \ {\bf is}
             signal etat : std_logic_vector (1 downto 0) := "00";
   begin
             process(clk) is
             begin
                         if rising edge(clk) then
                                   if etat = "00" then
                                              if f_in = '1' then
                                                        etat <= "11";
                                                         reset <= '1';
                                              end if;
                                   end if;
                                   if etat = "11" then
                                              etat <= "10";
                                              reset <= '0';
                                   end if;
                                   if etat = "10" then
                                              if f in = '0' then
                                                        etat <= "00";
                                                         reset <= '0';
                                              end if;
                                   end if;
                         end if;
              end process;
    end arc;
```

```
library IEEE;
    use IEEE.STD LOGIC 1164.ALL;
3
    use IEEE.numeric_std.ALL;
5
    entity choix_mode is
6
    port ( clk, continu, start_stop, internal_reset: in std_logic;
                         data in : in std logic vector (7 downto 0);
8
                         data_valid : out std logic;
9
                         data_anemometre : out std_logic_vector (7 downto 0));
    end choix_mode;
    architecture bhv of choix_mode is
    signal tmp, tmp1 : std_logic_vector (7 downto 0);
    begin
    process(clk)
    begin
    if(clk'event and clk='1') then
              if continu = '1' then
23
24
25
26
27
28
29
30
31
32
33
                         if internal reset = '1' then
                                    data_anemometre <= tmp;
data_valid <= '1';
                          else
                                     tmp <= data_in;</pre>
                                     data valid <= '1';
                          end if;
              else
                          if start_stop = '1' then
                                     data anemometre <= tmp;</pre>
                                     data_valid <= '1';
                          else
                                    data_anemometre <= "000000000";
data_valid <= '0';
if internal_reset='0' then</pre>
                                               tmp1 <= data in;
                                     else
                                                tmp <= tmp1;</pre>
41
                                     end if;
43
                          end if;
44
45
              end if;
46
    end if;
    end process;
    end bhv;
```

```
Library ieee;
2
   use ieee.std_logic_1164.all;
3
   use ieee.numeric std.all;
4
5
   entity counter is
6
            port(
7
                     clk : in std_logic;
8
                      reset : in std logic;
9
                     counter : out unsigned (7 downto 0));
10
   end counter;
12 architecture arc of counter is
13
14
   begin
15
16
           process(clk, reset) is
                     variable cpt : unsigned (7 downto 0);
           begin
            if reset = '1' then
19
        counter <= "00000000";
21
        cpt := "00000000";
            elsif rising_edge(clk) then
        cpt := cpt + 1;
        counter <= cpt ;</pre>
            end if;
            end process p_asynchronous_reset;
```

## 6.1.5 Développement sur NIOS

```
1
   int main()
2
3
     alt_putstr( "Bonjour de Nios II !\n" );
4
       *freq= 0x00000400 ;
5
       *devoir= 0x00000200 ;
6
       *contrôle = 3 ;
       alt_putstr( " salut 2 !\n" );
7
8
       *config = 7;
9
       résultat int = 0 ;
      données int = 0 ;
11
      int i = 0xFF;
12
13
14
       while(1){
       resultat = *code;
       données = i & resultat;
15
       printf( "données %d \n" , données);
16
17
18
     renvoie 0 ;
```

## 6.2.1 Bloc du shift registre

```
library IEEE;
    use IEEE.STD LOGIC 1164.ALL;
3
    use IEEE.NUMERIC STD.ALL;
5
    entity shift register is
6
               Port (
                          reg : out std_logic_vector(11 downto 0);
8
                          sig : in std_logic;
                          cs_n : in std_logic;
                          clk 1mhz : in std logic
     end shift_register;
    {\bf architecture} \ {\bf behavioral} \ {\bf of} \ {\bf shift\_register} \ {\bf is}
               signal shift_reg, shift_next : std_logic_vector(11 downto 0);
signal adc_data_reg : std_logic_vector(11 downto 0);
19
    begin
               process(clk_1mhz)
               begin
                          if (clk 1mhz'event and clk 1mhz='0') then
                                     shift reg <= shift next;
                          end if:
               end process;
               shift next <= shift reg(10 downto 0) & sig;</pre>
               process(clk 1mhz, cs n)
               begin
                          if (clk_1mhz'event and clk_1mhz='1') then
                                                 if cs n = '1' then
                                                 adc_data_reg <= shift_reg;
end if;</pre>
                          end if;
               end process;
               reg <= adc_data_reg;</pre>
    end behavioral;
```

## 6.2.2 Bloc générateur de CN

```
Library ieee;
   use ieee.std_logic_1164.all;
3
   use ieee.numeric_std.all;
5
   entity cs_n_generator is
6
            port(
                      clk_1mhz : in std_logic;
                      cs_n : out std_logic);
9
   end cs n generator;
   architecture arc of cs_n_generator is
   process(clk 1mhz) is
            variable cpt : integer range 0 to 100000;
   begin
            if(clk_1mhz'event and clk_1mhz='1') then
                      cpt := cpt + 1;
                      {\tt if} cpt < 99995 then
                               cs n <= '0';
                      else
                                cs n <= '1';
                                cpt := 0;
                                end if;
                      end if;
   end process;
   end arc;
```

```
library IEEE;
     use IEEE.std_logic_1164.all;
use IEEE.std_logic_unsigned.all;
3
4
6
     entity control butee is
7
     port (
8
                 pwm_in, sens, enable: in std_logic;
                 butee_g, butee_d : in std_logic_vector (15 downto 0);
angle_barre : in std_logic_vector (11 downto 0);
out_pwm, out_sens, f_g, f_d : out std_logic
9
     );
     end entity;
     \textbf{ARCHITECTURE} \text{ arch } \textbf{of} \text{ control\_butee } \textbf{IS}
18
     BEGIN
     process (angle_barre)
21
     begin
                 if ( (angle barre > butee g) and sens = '0' and enable ='1') then
23
                               out_pwm <= '0';
                               f_g <= '1';
                 elsif (angle_barre < butee_d and sens = '1' and enable ='1') then</pre>
                              out_pwm <= '0';
f_d <= '1';
                               else
                                           out_pwm <= pwm_in;
f_d <= '0';
f_g <= '0';</pre>
                end if;
33
     end process;
                 out sens <= sens;
     END arch ;
```

```
while(1){
1
2
             // Anémometre
3
             resultat = *code;
4
             data = i & resultat;
5
             printf("Anémo data = %d | config = %X \n", data, *config);
6
7
8
             //Verin
9
             f = *v_duty_freq & 0x0000FFFF;
10
             d = (*v_duty_freq >> 16);
11
             1 = *v butee d g & 0x0000FFFF;
12
             r = (*v\_butee\_d\_g >> 16);
13
             printf("freq= %d | duty= %d | b g= %d | b d= %d | config= %d | angle b= %d\n", f, d, l,
14 r,
       *v_config, *v_angle_barre);
15
16
             //Compass
             a=((\star compas)-10)\&0x1ff;
17
18
             printf("compas= %d | compass config = %d \n", a, *compas config);
19
20
             //test bp en mode manuel seul
21
             b=*code fonction;
22
             printf("code_fonction= %d | bp_config = %d\n", b, *BP_config);
             printf("Compass_ref= %d | angle_barre_ref = %d | Angle_corr = %d | new_auto = %d\n", ref,
23
24 angle barre ref, angle corr, new auto);
25
             switch(b)
26
27
             case 0: *v_config=1; new_auto = 1;break;
28
             case 1: *v config=7; new auto = 1;break;
29
             case 2: *v config=3; new auto = 1;break;
30
           case 3:
31
                        if (new_auto == 1) {
32
                        ref = a;
33
34
                        angle barre ref = *v angle barre;
                        new auto = \overline{0};
35
36
                        if ((ref > 315 && ref < 360) ||(ref < 45&&ref > 0)){
    ref = (ref + 180) % 360;
37
38
39
40
                                  boucle 0 360 = 1;
                        }
                        else
                        boucle 0 360 = 0;
41
42
                        angle corr = angle barre ref - ((a-ref)*8);
43
44
45
                        angle corr = angle barre ref - ((a-ref)*8);
                        if (boucle_0_360 == 1)
46
47
48
                        a = (a + 180) % 360;
                         if (a > ref) {
49
50
                                  if(*v angle barre > angle corr)
                                   *v config = \frac{3}{3};
51
                                  else
52
53
                                   *v_config = 1;
54
                                  if (a < ref) {
                                   if(*v_angle barre > angle corr)
56
                                              *v_config = 1;
57
                                  else
58
                                             *v config = 7;
60
                                  :break:
                         default:*v_config=1;
61
62
63
             usleep(200000);
64
65
66
     return 0;
```

## Conclusion

Pour conclure, ce projet fut très enrichissant pour chacun de nous. Il nous as permis de concevoir, valider par la simulation et l'implémentation à partir d'outils appropriés, tout ou une partie des fonctions identifiées lors de la phase d'analyse. Nous avons pu réaliser la synthèse et la réalisation de fonctions logiques en langage VHDL, la vérification du fonctionnement en simulation et sur maquette (carte DE2 d'Altera), l'interfaçage des composants développées avec le bus du processeur (bus Avalon et processeur NIOS 32 bits) et pour finir le test et la validation du système complet.

Ce projet nous as permis d'acquérir des compétences techniques, de mettre en œuvres les différentes compétences acquises lors de nos cours magistraux et de nous confronter aux difficultés techniques entraînées par la réalisation d'un projet. De pouvoir concevoir, tester et observer un produit développé et réalisé de ses propres mains est quelque chose d'important et qui accorde une grande fierté et satisfaction.